1. <object id="q5s5r"></object>

    2. <code id="q5s5r"><small id="q5s5r"></small></code>
      <code id="q5s5r"></code>

      <nav id="q5s5r"><video id="q5s5r"></video></nav>
      <big id="q5s5r"></big>

      等长与SERDES(一)

      来源:一博自媒体 时间:2015-12-9 类别:微信自媒体

      作者:陈德恒     一博科技高速先生团队成员

      鉴于我们还在“严打等长”的关键时期,更多关于串行信号的干货就不顶风作案了,待到风平浪静时,我们一起“嘿嘿嘿”。


      让我们来看看等长对我们信号质量的影响。


      众所周知,SERDES信号都是由差分传输的,也就是说,两根信号线同时传输两个大小相等,方向相反的信号,接收端接收到的信号由两线相减得来。当两根线完全等长的时候,我们看到的波形应该是这样子的:





      两次经过零轴的时间差为5ns,刚好是信号的一个UI。

      当两线不等长的时候,我们看到的波形是这个样子的:




      上升沿明显变缓有木有。再将两个对比看看:





      图中,蓝色的是N与P不等长的信号,可以看到,当两线不等长的时候,差分信号的能量明显变弱了,那多的能量去哪里了呢?

      差分对之中除了差模能量之外还有共模能量,差模是N与P之间相减,共模是N与P之间相加。能量总是守恒的,多的能量变成了共模能量继续存在,图片:





      如果两线的长度相差再大一些,我们接收端接收到的信号将会变成这样:




      可以看到,两次经过零轴的时间由之前的5ns变成了4.8ns。或者说,N与P的长度差,引起了0.04UI的抖动。这时候,串行的Clock recovery该花点心思才能将其时钟解出来了。而且在进行时钟与数据对位的时候,是对在0V这个阶梯的左边还是对在右边呢?这又会引起时序问题的出现。

      下一篇我们继续来探讨《等长与SERDES(二)


      上一篇:论层叠设计的重要性下一篇:SERDES与CDR

      文章标签

      案例分享 Cadence等长差分层叠设计串扰 串行 DDR | DDR3DFM 电阻电源Fly ByEMC反射高速板材 HDIIPC-D-356APCB设计误区PCB设计技巧 SERDES与CDR S参数 时序射频 拓扑和端接 微带线 信号传输 Allegro 17.2 小工具 阻抗


      线路板生产

      热门文章

      典型案例


      北京赛车软件手机版