<code id="19y4x"><s id="19y4x"><listing id="19y4x"></listing></s></code>
  • <big id="19y4x"><nobr id="19y4x"></nobr></big>
  • <center id="19y4x"><small id="19y4x"><track id="19y4x"></track></small></center>
  • <strike id="19y4x"><sup id="19y4x"></sup></strike>

  • <output id="19y4x"><small id="19y4x"><p id="19y4x"></p></small></output>

      DDR系列之开篇

      来源:一博自媒体 时间:2016-8-8 类别:微信自媒体

      文 | 周伟   一博科技高速先生团队队员     DDR设计序列文章

      最近高速先生优质文章评选结果已经公布了,谢谢大家的参与和支持,如下是排名前几名的文章:
       


      从这个投票结果我们可以看到不管是网友还是专家投票,大家对DDR的文章支持率普遍都很高,占据了排名前三的两个席位。说实话,这个结果我们自己还是觉得挺诧异的,因为DDR信号完整性仿真介绍以及时序学习,它的标题一看就知道很初级,没有高大上档次的诱惑,却能得到大家的一致认可,我想这就是大家告诉我们的答案:除了接地气没有其他。这也是我们创办高速先生一开始的初衷:简单、纯技术分享、写工程师看得懂的文章,其实也就是接地气。看来这种接地气的文章还是要经常多写写,尤其是一些基础应用的文章,所以撤热打铁,为了满足大家对DDR学习的热烈期盼和需求,这期我们将专门推出DDR系列的文章,而且还要接地气。

      也许大家以前看过我们高速先生写过的一些DDR相关的文章,但那些都是比较零散推出的,自然也就不能叫系列了,所以这期我们除了推出新的文章外也将来回顾之前的一些文章,大家一起系统的学习DDR相关的基础知识和设计及仿真技巧,本系列的大致安排如下图所示。
       


      本系列共分四大部分,分别是基础理论介绍,布局布线规划介绍,设计及仿真分析以及后期的测试及调试上的一些案例介绍。这个是目前的一个规划,其中基础理论的一些介绍网上的资料也一大把,所以我们只是简单的一些介绍,期间会根据大家的意见和反馈再添加一些机动内容,侧重点还是在具体的工程实践上,如怎么设计和仿真,遇到问题了怎么去解决,够接地气了吧!

      上一篇:高速信号编码之8B/10B下一篇:层叠系列最后的一些话题

      文章标签

      案例分享 Cadence等长差分层叠设计串扰 串行 DDR | DDR3DFM 电阻电源Fly ByEMC反射高速板材 HDIIPC-D-356APCB设计误区PCB设计技巧 SERDES与CDR S参数 时序射频 拓扑和端接 微带线 信号传输 Allegro 17.2 小工具 阻抗


      线路板生产

      热门文章

      典型案例


      北京赛车软件手机版