1. <object id="q5s5r"></object>

    2. <code id="q5s5r"><small id="q5s5r"></small></code>
      <code id="q5s5r"></code>

      <nav id="q5s5r"><video id="q5s5r"></video></nav>
      <big id="q5s5r"></big>

      DDR3 & DDR4的设计与仿真

      来源:一博科技 时间:2016-4-26 类别:微信自媒体
      DDR3的应用已经深入人心,DDR4也已进入大家的视野,DDR3/DDR4到底有何特性,在设计上该如何满足产品的性能。

      本话题本着一博自身的设计经验,在DDR3/DDR4上的技术积累,将从DDRX发展趋势,DDR3/DDR4的新功能,DDR3&4新技术,设计注意事项及仿真测试验证上分享DDR3/DDR4的设计成功经验。


      主要内容:
      一、DDR3&4概述

      DDRX发展趋势及预期
      DDR3&4新功能
      DDR3&4新技术-Fly by结构、POD12
      ……



      二、DDR3 & DDR4拓扑结构
      DDR3&4信号拓扑-DQ\DM\DBI\ DQS\ CLK
      DQ\ DQS常规布线要求
      DDR3&4信号拓扑-地址/命令信号
      ……



      三、DDR3  & DDR4时序和布线
      DDR3时序 - Derating、时序参数
      DDR3 &4布线参数
      DDR3 &4布线和容性负载
      DDR3 &4设计与仿真总结
      ……



      四、DDR3 & DDR4关键问题
      速率、裕量、
      等长、
      串扰、串扰与控制
      ……


      五、部分案例与仿真验证



      以下是课件的下载链接:

      http://www.pcbtime.com/thread-15641-1-1.html





      北京赛车软件手机版